您的位置:首页 > 新闻动态 > 行业资讯 > 电子所低噪声放大器设计研究取得新进展
电子所低噪声放大器设计研究取得新进展
发布日期:2015-07-10

    2015年度IEEE电路与系统国际研讨会(ISCAS 2015: IEEE International Symposium on Circuits and Systems)于524至27日在葡萄牙首都里斯本举行。来自全球的近千名专家学者参加了本次会议。IEEE ISCAS国际会议是全球电路与系统领域的重要会议,自1967年以来每年定期举办,受到学术界与工业界的广泛关注。中国科学院电子学研究所可编程芯片与系统研究室团队的论文A 1.3μW 0.7μVRMS Chopper Current-Reuse Instrumentation Amplifier for EEG Applications 作为口头报告被大会收录。电子所研究员杨海钢和副研究员尹韬代表参会。

  文章针对脑电检测的低噪声、低功耗、高输入阻抗、高共模抑制比的应用需求,提出了一种低噪声仪表放大器,该放大器结合斩波技术和电流复用技术,自动消除放大器的失调电压;提出基于输出电阻调节的RRLRipple Reduction Loop)环路,消除了失调引起的输出电压波动,并采用正反馈环路提高电路的输入阻抗。该放大器工作于1V-1.8V的低电源电压下,仅消耗1.2微安的电流,在脑电带宽范围内,等效输入噪声为0.7微伏,具有100dB以上的共模抑制比和电源抑制比,以及1.5Gohm的高输入阻抗。在脑电检测等生物医疗中有着重要的应用价值。

低噪声仪表放大器结构示意图

转载自:http://www.cas.cn/syky/201506/t20150624_4378794.shtml

相关信息